随着SMC 1000 8x25G串行存储器控制器的推出,Microchip的子公司Microsemi正在进入一个新的市场。这是一个DDR4 DRAM控制器,使用OpenCAPI派生的开放存储器接口(OMI)连接到主机处理器,OMI是一条以每通道25Gbps运行的高速差分串行链路。其目的是通过串行链路连接DRAM,使服务器能够扩展到比传统并行DDR接口更低的管脚数,从而达到更高的内存容量。
OpenCAPI是几种竞争性高速互连标准之一,旨在超越PCI Express的性能和功能集。前两个CAPI标准是在PCIe 3.0和4.0之上构建的,并提供了一种低延迟,缓存一致的协议。版本3通过将规范从IBM转移到新的联盟获得了Open-prefix,,OpenCapi3.0放弃了PCIe的基础,转而支持一个新的25Gbps链路。OpenCapi3.1的一个子集被称为开放内存接口,它为访问内存提供了一个与介质无关的低延迟协议。有可用于实现此接口的主机或目标端的开放IP,以及用于设计验证的不断增长的商业工具生态系统。
Microchip SMC 1000 8x25G毫不奇怪地使用8通道开放式存储器接口连接到主机,并且在下游侧它具有带ECC的单通道DDR4-3200控制器并支持四级存储器。 SMC 1000的核心是SERDES,具有一些额外的功能,允许CPU使用84引脚连接代替288针DIMM接口,而不会牺牲带宽,并且与附加到的LRDIMM相比,只会产生额外4ns的延迟一个CPU内存控制器。该芯片本身采用17x17 mm封装,典型功耗低于1.7W,支持动态下降到OMI链路上的四个或两个通道,以便在不需要全部25GB/s带宽时节省功耗。
在主机方面,支持开放内存接口的第一个平台将是IBM的POWER9处理器,预计将在本月晚些时候的OpenPower峰会上宣布更多细节。从IBM的角度来看,支持开放内存接口允许它们在相同大小的芯片上包含更多的内存通道,并提供到DDR5和NVDIMM或其他内存技术的前向兼容升级路径,因为这些接口的详细信息现在在DDIMM上处理,而不是在DDIMM上处理。